雅安

6层PCB板厂商,FPC柔性板

价格面议2022-07-20 00:04:09

提示:与商家沟通请核实商家资质,交易过程注意核实身份及商品/服务的真实性。

信息详情

软硬结合板的涨缩问题:

涨缩产生的根源由材料的特性所决定,要解决软硬结合板涨缩的问题,必须先对挠性板的材料聚酰亚胺(Polyimide)做个介绍:

(1)聚酰亚胺具有优良的散热性能,可承受无铅焊接高温处理时的热冲击;

(2)对于需要更强调讯号完整性的小型装置,大部份设备制造商都趋向于使用挠性电路;

(3)聚酰亚胺具有较高的玻璃转移温度与高熔点的特性,一般情况下要在350 ℃以上进行加工;

(4)在有机溶解方面,聚酰亚胺不溶解于一般的有机溶剂。

挠性板材料的涨缩主要跟基体材料PI和胶有关系,也就是与PI的亚胺化有很大关系,亚胺化程度越高,涨缩的可控性就越强。

按照正常的生产规律,挠性板在开料后,在图形线路形成,以及软硬结合压合的过程中均会产生不同程度的涨缩,在图形线路蚀刻后,线路的密集程度与走向,会导致整个板面应力重新取向,最终导致板面出现一般规律性的涨缩变化;在软硬结合压合的过程中,由于表面覆盖膜与基体材料PI的涨缩系数不一致,也会在一定范围内产生一定程度的涨缩。

从本质原因上说,任何材料的涨缩都是受温度的影响所导致的,在PCB冗长的制作过程中,材料经过诸多 热湿制程后,涨缩值都会有不同程度的细微变化,但就长期的实际生产经验来看,变化还是有规律的。

如何控制与改善?

从严格意义上说,每一卷材料的内应力都是不同的,每一批生产板的过程控制也不会是完全相同的,因此,材料涨缩系数的把握是建立在大量的实验基础之上的,过程管控与数据统计分析就显得尤为重要了。具体到实际操作中,挠性板的涨缩是分阶段的:

首先是从开料到烘烤板,此阶段涨缩主要是受温度影响所引起的:

要保证烘烤板所引起的涨缩稳定,首先要过程控制的一致性,在材料统一的前提下,每次烘烤板升温与降 温的操作必须一致化,不可因为一味的追求效率,而将烤完的板放在空气中进行散热。只有这样,才能最大程度的消除材料的内部应力引起的涨缩。

第二个阶段发生在图形转移的过程中,此阶段的涨缩主要是受材料内部应力取向改变所引起的。

要保证线路转移过程的涨缩稳定,所有烘烤好的板就不能进行磨板操作,直接通过化学清洗线进行表面前处理,压膜后表面须平整,曝光前后板面静置时间须充分,在完成线路转移以后,由于应力取向的改变,挠性板都会呈现出不同程度的卷曲与收缩,因此线路菲林补偿的控制关系到软硬结合精度的控制,同时,挠性板的涨缩值范围的确定,是生产其配套刚性板的数据依据。

第三个阶段的涨缩发生在软硬板压合的过程中,此阶段的涨缩主要压合参数和材料特性所决定。

此阶段的涨缩影响因素包含压合的升温速率,压力参数设置以及芯板的残铜率和厚度几个方面。总的来说,残铜率越小,涨缩值越大;芯板越薄,涨缩值越大。但是,从大到小,是一个逐渐变化的过程,因此,菲林补偿就显得尤为重要。另外,由于挠性板和刚性板材料本质的不同,其补偿是需要额外考虑的一个因素。

陶瓷PCB电路板有什么优势呢?

1.为什么要选择陶瓷电路板?

陶瓷基板,由于散热性能、载流能力、绝缘性、热膨胀系数等,都要大大优于普通的玻璃纤维PCB板材,从而被广泛应用于大功率电力电子模块、航空航天、军工电子等产品上。

普通PCB通常是由铜箔和基板粘合而成,而基板材质大多数为玻璃纤维(FR-4),酚醛树脂(FR-3)等材质,粘合剂通常是酚醛、环氧等。在PCB加工过程中由于热应力、化学因素、生产工艺不当等原因,或者是在设计过程中由于两面铺铜不对称,很容易导致PCB板发生不同程度的翘曲。

与普通的PCB使用粘合剂把铜箔和基板粘合在一起的,陶瓷PCB是在高温环境下,通过键合的方式把铜箔和陶瓷基片拼合在一起的,结合力强,铜箔不会脱落,可靠性高,在温度高、湿度大的环境下性能稳定。

2.陶瓷基板的材质有哪些?

氮化铝(AlN)

氮化铝陶瓷是以氮化铝粉体为主晶相的陶瓷。相比于氧化铝陶瓷基板,绝缘电阻、绝缘耐压更高,介电常数更低。其热导率是Al2O3的7~10倍,热膨胀系数(CTE)与硅片近似匹配,这对于大功率半导体芯片至关重要。在生产工艺上,AlN热导率受到残留氧杂质含量的影响很大,降低含氧量,可明显提高热导率。目前工艺生产水平的热导率达到170W/(m·K)以上已不成问题。

氧化铝(Al2O3)

氧化铝是陶瓷基板中最常用的基板材料,因为在机械、热、电性能上相对于大多数其他氧化物陶瓷,强度及化学稳定性高,且原料来源丰富,适用于各种各样的技术制造以及不同的形状。按含氧化铝(Al2O3)的百分数不同可分为:75瓷、96瓷、99.5瓷。氧化铝含有量不同,其电学性质几乎不受影响,但是其机械性能及热导率变化很大。纯度低的基板中玻璃相较多,表面粗糙度大。纯度越高的基板,越光洁、致密、介质损耗越低,但是价格也越高。

氧化铍(BeO)

具有比金属铝还高的热导率,应用于需要高热导的场合,温度超过300℃后迅速降低,但是由于其毒性限制了自身的发展。

综合以上原因,可以知道,氧化铝陶瓷由于比较优越的综合性能,在微电子、功率电子、混合微电子、功率模块等领域还是处于主导地位的。

对比了市面上相同尺寸(100mm×100mm×1mm)、不同材料的陶瓷基板价格:96%氧化铝9.5元,99%氧化铝18元,氮化铝150元,氧化铍650元,可以看出来不同的基板价格差距也比较大。

3.陶瓷PCB的优势与劣势?

优点:

载流量大,100A电流连续通过1mm0.3mm厚铜体,温升约17℃;100A电流连续通过2mm0.3mm厚铜体,温升仅5℃左右;

更好的散热性能,低热膨胀系数,形状稳定,不易变形翘曲。

绝缘性好,耐压高,保障人身安全和设备。

结合力强,采用键合技术,铜箔不会脱落。

可靠性高,在温度高、湿度大的环境下性能稳定

缺点:

易碎,这是最主要的一个缺点,这也就导致只能制作小面积的电路板。

价格贵, 电子产品的要求规则越来越多,陶瓷电路板还是用在一些比较高端的产品上面,低端的产品根本不会使用到。

超实用的高频PCB电路设计70问答之一

1、如何选择PCB 板材?

选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。

2、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。

3、在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。

4、差分布线方式是如何实现的?

差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。

5、对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。

6、接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。

7、为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。

8、如何处理实际布线中的一些理论冲突的问题

基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。

晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。

确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。最后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。

9、如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有绝对的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。

10、关于 test coupon。

test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 最重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。

11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?

一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。

12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?

是的, 在计算特性阻抗时电源平面跟地平面都必须视为参考平面。 例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。

13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?

一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。

14、添加测试点会不会影响高速信号的质量?

至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。

15、若干 PCB 组成系统,各板之间的地线应如何连接?

各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。

16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?

现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的最高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。

17、两个常被参考的特性阻抗公式:

微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式必须在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。

带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在 W/H<0.35 及 T/H<0.25 的情况才能应用。

18、差分信号线中间可否加地线?

差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。

19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?

可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。

20、适当选择 PCB 与外壳接地的点的原则是什么?

选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。

酷易搜提醒您:

1、为了您的资金安全,请选择见面交易,任何要求预付定金、汇款等方式均存在风险,谨防上当受骗!
2、确认收货前请仔细核验产品质量,避免出现以次充好的情况。
3、该信息由酷易搜网用户自行发布,其真实性及合法性由发布人负责,酷易搜网仅引用以供用户参考,详情请阅读酷易搜网免责条款。 查看详情>

该用户其他信息

你可能还喜欢

雅安热门公司

雅安热门资讯

深圳市赛孚电路科技有限公司
×
发送即代表同意《隐私协议》允许更多优质供应商为您服务